Serveur d'exploration sur l'opéra

Attention, ce site est en cours de développement !
Attention, site généré par des moyens informatiques à partir de corpus bruts.
Les informations ne sont donc pas validées.

Un système prolog parallèle pour machines à mémoire distribuée

Identifieur interne : 000A90 ( PascalFrancis/Checkpoint ); précédent : 000A89; suivant : 000A91

Un système prolog parallèle pour machines à mémoire distribuée

Auteurs :

Source :

RBID : Pascal:92-0567195

Descripteurs français

Abstract

Cette thèse est consacrée à l'étude de l'implantation du langage Prolog sur les architectures parallèles MIMD sans mémoire commune. Nous présentons le modèle OPERA qui exploite implicitement le parallélisme ou le Prolog pour répartir dynamiquement l'évaluation des programmes sur les différents nœuds du réseau de processeurs. Le système OPERA est de type multiséquentiel: il n'y a parallélisation que lorsqu'un processeur est inoccupé. Ce système se décompose en une partie opérative chargée de l'évaluation du programme Prolog, et une partie contrôle chargée de l'allocation des travaux aux processeurs de la partie opérative. Les principaux problèmes de ce type de systèmes sont d'une part le choix de représentation en mémoire de l'arbre ou ainsi que la gestion des liaisons multiples, et d'autre part, le contrôle de l'allocation des différentes branches de l'arbre aux machines abstraites qui effectuent des évaluations séquentielles. La technique de régulation de charge utilisée est fondée sur des méthodes heuristiques. L'ordonnanceur d'OPERA travaille sur une image approchée de l'état global du système obtenu par échantillonnage des états locaux de chaque unités de travail. Un prototype d'OPERA a été réalisé sur un réseau de Transputers reconfigurable dynamiquement: le Supernode. Cette propriété a été mise à profit dans notre implantation pour réduire les coûts de communication. Les communications sont effectuées en parallèle avec le calcul. Le prototype réalisé fournit des gains de performances importants et OPERA figure parmi les systèmes Prolog parallèles les plus efficaces à l'heure actuelle


Affiliations:


Links toward previous steps (curation, corpus...)


Links to Exploration step

Pascal:92-0567195

Le document en format XML

<record>
<TEI>
<teiHeader>
<fileDesc>
<titleStmt>
<title xml:lang="fr" level="m">Un système prolog parallèle pour machines à mémoire distribuée</title>
<author>
<name sortKey="Favre, Michel" sort="Favre, Michel" uniqKey="Favre M" first="Michel" last="Favre">Michel Favre</name>
<affiliation>
<wicri:noCountry>no AF</wicri:noCountry>
</affiliation>
</author>
<author>
<name sortKey="Mossiere, Jacques" sort="Mossiere, Jacques" uniqKey="Mossiere J" first="Jacques" last="Mossiere">Jacques Mossiere</name>
<affiliation>
<wicri:noCountry>no AF</wicri:noCountry>
</affiliation>
</author>
</titleStmt>
<publicationStmt>
<idno type="wicri:source">INIST</idno>
<idno type="inist">92-0567195</idno>
<date when="1992-04">1992-04</date>
<idno type="stanalyst">PASCAL 92-0567195 INIST</idno>
<idno type="RBID">Pascal:92-0567195</idno>
<idno type="wicri:Area/PascalFrancis/Corpus">000B66</idno>
<idno type="wicri:Area/PascalFrancis/Curation">000A98</idno>
<idno type="wicri:Area/PascalFrancis/Checkpoint">000A90</idno>
</publicationStmt>
<sourceDesc>
<biblStruct>
<analytic></analytic>
</biblStruct>
</sourceDesc>
</fileDesc>
<profileDesc>
<textClass>
<keywords scheme="Pascal" xml:lang="fr">
<term>Prolog</term>
<term>Parallélisme</term>
<term>Multiséquentiel</term>
<term>Régulation de charge</term>
<term>WAM</term>
<term>Multiprocesseur à Mémoire distribuée</term>
</keywords>
</textClass>
</profileDesc>
</teiHeader>
<front>
<div type="abstract" xml:lang="fr">Cette thèse est consacrée à l'étude de l'implantation du langage Prolog sur les architectures parallèles MIMD sans mémoire commune. Nous présentons le modèle OPERA qui exploite implicitement le parallélisme ou le Prolog pour répartir dynamiquement l'évaluation des programmes sur les différents nœuds du réseau de processeurs. Le système OPERA est de type multiséquentiel: il n'y a parallélisation que lorsqu'un processeur est inoccupé. Ce système se décompose en une partie opérative chargée de l'évaluation du programme Prolog, et une partie contrôle chargée de l'allocation des travaux aux processeurs de la partie opérative. Les principaux problèmes de ce type de systèmes sont d'une part le choix de représentation en mémoire de l'arbre ou ainsi que la gestion des liaisons multiples, et d'autre part, le contrôle de l'allocation des différentes branches de l'arbre aux machines abstraites qui effectuent des évaluations séquentielles. La technique de régulation de charge utilisée est fondée sur des méthodes heuristiques. L'ordonnanceur d'OPERA travaille sur une image approchée de l'état global du système obtenu par échantillonnage des états locaux de chaque unités de travail. Un prototype d'OPERA a été réalisé sur un réseau de Transputers reconfigurable dynamiquement: le Supernode. Cette propriété a été mise à profit dans notre implantation pour réduire les coûts de communication. Les communications sont effectuées en parallèle avec le calcul. Le prototype réalisé fournit des gains de performances importants et OPERA figure parmi les systèmes Prolog parallèles les plus efficaces à l'heure actuelle</div>
</front>
</TEI>
<inist>
<standard h6="B">
<pA>
<fA07>
<s0>92INPG0040</s0>
</fA07>
<fA09 i1="01" i2="1" l="FRE">
<s1>Un système prolog parallèle pour machines à mémoire distribuée</s1>
</fA09>
<fA12 i1="01" i2="1">
<s1>FAVRE (Michel)</s1>
</fA12>
<fA12 i1="02" i2="1">
<s1>MOSSIERE (Jacques)</s1>
<s9>dir.</s9>
</fA12>
<fA21>
<s1>1992-04</s1>
<s4>1992</s4>
</fA21>
<fA23 i1="01">
<s0>FRE</s0>
</fA23>
<fA24 i1="01">
<s0>fre</s0>
</fA24>
<fA24 i1="02">
<s0>eng</s0>
</fA24>
<fA29>
<s1>194 p.</s1>
</fA29>
<fA41>
<s1>Institut national polytechnique Grenoble. FRA</s1>
</fA41>
<fA42>
<s0>Th. doct. : Inform.</s0>
</fA42>
<fA43 i1="01">
<s1>INIST</s1>
<s2>T 82765</s2>
<s5>T92INPG0040</s5>
</fA43>
<fA44>
<s0>0000</s0>
</fA44>
<fA45>
<s0>86 ref.</s0>
</fA45>
<fA47 i1="01" i2="1">
<s0>92-0567195</s0>
</fA47>
<fA60>
<s1>T</s1>
</fA60>
<fA61>
<s0>M</s0>
</fA61>
<fA66 i1="01">
<s0>FRA</s0>
</fA66>
<fA69 i1="01" i2="1" l="ENG">
<s1>A parallel prolog system for distributed memory multiprocessor</s1>
</fA69>
<fC01 i1="01" l="FRE">
<s0>Cette thèse est consacrée à l'étude de l'implantation du langage Prolog sur les architectures parallèles MIMD sans mémoire commune. Nous présentons le modèle OPERA qui exploite implicitement le parallélisme ou le Prolog pour répartir dynamiquement l'évaluation des programmes sur les différents nœuds du réseau de processeurs. Le système OPERA est de type multiséquentiel: il n'y a parallélisation que lorsqu'un processeur est inoccupé. Ce système se décompose en une partie opérative chargée de l'évaluation du programme Prolog, et une partie contrôle chargée de l'allocation des travaux aux processeurs de la partie opérative. Les principaux problèmes de ce type de systèmes sont d'une part le choix de représentation en mémoire de l'arbre ou ainsi que la gestion des liaisons multiples, et d'autre part, le contrôle de l'allocation des différentes branches de l'arbre aux machines abstraites qui effectuent des évaluations séquentielles. La technique de régulation de charge utilisée est fondée sur des méthodes heuristiques. L'ordonnanceur d'OPERA travaille sur une image approchée de l'état global du système obtenu par échantillonnage des états locaux de chaque unités de travail. Un prototype d'OPERA a été réalisé sur un réseau de Transputers reconfigurable dynamiquement: le Supernode. Cette propriété a été mise à profit dans notre implantation pour réduire les coûts de communication. Les communications sont effectuées en parallèle avec le calcul. Le prototype réalisé fournit des gains de performances importants et OPERA figure parmi les systèmes Prolog parallèles les plus efficaces à l'heure actuelle</s0>
</fC01>
<fC02 i1="01" i2="X">
<s0>001D02B</s0>
</fC02>
<fC02 i1="02" i2="8">
<s0>430A09H</s0>
</fC02>
<fC03 i1="01" i2="X" l="FRE">
<s0>Prolog</s0>
<s4>INC</s4>
</fC03>
<fC03 i1="02" i2="X" l="FRE">
<s0>Parallélisme</s0>
<s4>INC</s4>
</fC03>
<fC03 i1="03" i2="X" l="FRE">
<s0>Multiséquentiel</s0>
<s4>INC</s4>
</fC03>
<fC03 i1="04" i2="X" l="FRE">
<s0>Régulation de charge</s0>
<s4>INC</s4>
</fC03>
<fC03 i1="05" i2="X" l="FRE">
<s0>WAM</s0>
<s4>INC</s4>
</fC03>
<fC03 i1="06" i2="X" l="FRE">
<s0>Multiprocesseur à Mémoire distribuée</s0>
<s4>INC</s4>
</fC03>
<fN21>
<s1>306</s1>
</fN21>
</pA>
</standard>
</inist>
<affiliations>
<list></list>
<tree></tree>
</affiliations>
</record>

Pour manipuler ce document sous Unix (Dilib)

EXPLOR_STEP=$WICRI_ROOT/Wicri/Musique/explor/OperaV1/Data/PascalFrancis/Checkpoint
HfdSelect -h $EXPLOR_STEP/biblio.hfd -nk 000A90 | SxmlIndent | more

Ou

HfdSelect -h $EXPLOR_AREA/Data/PascalFrancis/Checkpoint/biblio.hfd -nk 000A90 | SxmlIndent | more

Pour mettre un lien sur cette page dans le réseau Wicri

{{Explor lien
   |wiki=    Wicri/Musique
   |area=    OperaV1
   |flux=    PascalFrancis
   |étape=   Checkpoint
   |type=    RBID
   |clé=     Pascal:92-0567195
   |texte=   Un système prolog parallèle pour machines à mémoire distribuée
}}

Wicri

This area was generated with Dilib version V0.6.21.
Data generation: Thu Apr 14 14:59:05 2016. Site generation: Thu Jan 4 23:09:23 2024